( ) 不屬于計算機控制器中的部件。
A、指令寄存器IR 
B、程序計數(shù)器PC 
C、算術(shù)邏輯單元ALU 
D、程序狀態(tài)寄存器PSW
	在CPU與主存之間設(shè)置高速緩沖存儲器Cache,其目的是為了 ( ) 。
A、擴大主存的存儲容量 
B、提高CPU對主存的訪問效率 
C、既擴大主存容量又提高存取速度 
D、提高外存儲器的速度
	下面的描述中, ( ) 不是RISC設(shè)計應(yīng)遵循的設(shè)計原則。
A、指令條數(shù)應(yīng)少一些 
B、尋址方式盡可能少 
C、采用變長指令,功能復(fù)雜的指令長度長而簡單指令長度短 
D、設(shè)計盡可能多的通用寄存器
	某系統(tǒng)的可靠性結(jié)構(gòu)框圖如下圖所示。該系統(tǒng)由4個部件組成,其中2、3兩個部件并聯(lián)冗余,再與1、4部件串聯(lián)構(gòu)成。假設(shè)部件1、2、3的可靠度分別為0.90、0.70、0.70。若要求該系統(tǒng)的可靠度不低于0.75,則進行系統(tǒng)設(shè)計時,分配給部件4的可靠度至少應(yīng)為( ) 。 
 
	A. A
B. B
C. C
D. D